

# به نام خدا آموزش VHDL

## (مقدمه)

# Very High Speed Integrated Circuit Hardware Description Language

## مقدمه ای بر VHDL

زبان توصیف سخت افزار می تواند فعالیت عمده خود را روی وسایل منطقی قابل برنامه ریزی

(CPLDs) یا پیچیده تر (Programming Logic Devices: PLDs)

(Field Programmable Gate Arrays: FPGAs) داشته باشد.

چند گونه از این زبان وجود دارد مانند VHDL,Verilog,Abel که ما در این بخش آموزشی به VHDL خواهیم پرداخت.

نرم افزارهای بسیاری برای طراحی VHDL ساخته شده که یکی از آنها Active-VHDL از سـوی شـرکت Active-VHDL از سـوی شـرکت ALDEC می باشـد که یادگیری آن بسیار ساده اسـت.

گر چه VHDL توسط وزارت دفاع آمریکا به منظور اهداف نظامی تولید شد ولی به سرعت گسترش یافت و با یک استاندارد خـاص (the Institute of Electrical and Electronic Engineers: IEEE)مـورد اسـتفاده عموم قرار گرفت که IEEE به مرور از سـال ۱۹۸۷ تا ۱۹۹۸ کامل شـد.

زبان VHDL ابتدا به منظور شبیه سازی و مدل سازی و درک بیشتر مدارهای منطقی بوده است که توسط محققان عمل Synthesis یا سینتز به عنوان اتوماتیک کردن فرایند طراحی به آن اضافه شده است.

## فاکتورهای قابل ملاحظه در ارزش VHDL برای یک طراح:

#### ۱- محبوبیت جهانی زبان HDL (زبان توصیف سخت افزار)

زبان VHDL در شمال امریکا و همچنین اروپا توسط ۸۰ درصد مهندسین سیستم استفاده میشود که این رقم همچنان در حال رشد است.

#### ۲- وجود انواع مختلف روشهای توصیف در این زبان

VHDL برای کاربر از نظر یکتا بودن نوع توصیف هیچ گونه محدودیتی ندارد در واقع یک برنامه را می توان هم به صورت رفتاری و هم به صورت متنی یعنی ذکر تمام گیتهای موجود به کار بـرد همچنـین از VHDL می توان در سطوح مختلفی از پیچیدگی استفاده کرد از یک ترانزیستور کوچـک گرفته تا یـک سیسـتم کامل را می توان با آن طراحی کرد.

#### ۳-وجود نرم افزارهای شبیه ساز VHDL

یکی از دلایل افزایش محبوبیت این زبان وجود تعدادی از نرم افزارهای شبیه ساز با قیمتی مناسب مانند Active VHDL است که می توانید با مراجعه به سایت <u>www.aldec.com</u> در مورد آن بیشتر اطلاعات کسب کنید.



#### ۴- در اختیار داشتن سنتز کننده های VHDL

امروزه بسیاری از فروشندگان وسایل قابل برنامه ریزی (Programmable Device) و شرکاتهای تولید کننده نرم افزارهای EDA سنتز کننده های گوناگونی را ارائه داده اندمانند Active-CAD که یک سنتز کننده ی منطقی برای تمام مدارات مجتمع FPGA و CPLD می باشد.

#### ۵-۷HDL یک زبان مدل سازی جهانی

گر چه VHDL بیشتر ما را متوجه الکترونیک می کند در واقع به یک زبان مدل سازی جهانی شهرت یافته است و برای مدل سازی و شبیه سازی سیستمهای الکترو مکانیکی و هیدرولیکی و شیمیایی و ... مورد استفاده قرار می گیرد.

## چند نکته مهم در مورد کد نویسی در VHDL

۱-زبان VHDL یك زبان حساس به حروف نیست یعني حروف بزرگ و كوچك را بدون تفاوت در نظر میگیرد مثلا كلمات زیر هیچ فرقي با هم ندارند:Architecture , ARCHITECTURE , architecture عبارتي با هم ندارند:Architecture , ARCHITECTURE , architecture عبارتي دیگر اجراي ٢-نقطه شروع ترجمه ي كدهاي شما در اول هر خط از دستورات مي باشد یا به عبارتي دیگر اجراي دستورات در VHDL مانند CPP ترتیبي نیست یعني دستورات یكباره و با هم اجرا مي شوند. اكنون به برنامه زیر كه به زبان VHDL نوشته شده و دیاگرام مقابل را توصیف می كند توجه كنید شما باید دیاگرام و كدهای دامی در مورد روش و نمای آن بدست آورید:



```
Library IEEE;
Use IEEE.std_logic_1164.all;
Entity prime is
Port (N0, N1, N2, N3: in BIT;
F: out BIT);
End prime;
Architecture primel_arch of prime is
Signal and1, and2, and3, and4: bit;
Begin
and1<= (not n3) and n0;
and2<= (not n3) and (not n2) and n1;
and3<= (not n2) and n1 and n0;
and4<= n2 and (not n1) and n0;
f <= and1 or and2 or and3 or and4;
End prime1 arch;
```

پایان قسمت مقدمه

نگارنده : فرشید سفیدگران کارشناسی کامپیوتر سخت افزار خرداد ۱۳۸۲ <u>Sefidgaran@gmail.com</u> http://Sefidgaran.blogfa.com